Verilog 如何从TSMC 65nm标准单元库生成.db文件

Verilog 如何从TSMC 65nm标准单元库生成.db文件,verilog,hardware-acceleration,synthesis,hardware-programming,asic,Verilog,Hardware Acceleration,Synthesis,Hardware Programming,Asic,我以前使用过TSMC 180nm标准单元库,下面是它的目录结构: 在synopsys目录中,内容如下: 文件slow.db用于在设计编译器中合成RTL Verilog 现在,我得到了一个台积电65nm标准单元库,其目录结构与台积电180nm标准单元库相似: 但在synopsys目录中,没有db文件,只有一个自述文件: 此软件包不包含计时模型。此库的计时模型位于单独的*.tgz文件中,这些文件的名称以ft开头,并且与此tgz文件的名称具有相同的进程、库和版本名称 我的问题是如何在TSMC 180n

我以前使用过TSMC 180nm标准单元库,下面是它的目录结构:

在synopsys目录中,内容如下:

文件slow.db用于在设计编译器中合成RTL Verilog

现在,我得到了一个台积电65nm标准单元库,其目录结构与台积电180nm标准单元库相似:

但在synopsys目录中,没有db文件,只有一个自述文件:

此软件包不包含计时模型。此库的计时模型位于单独的*.tgz文件中,这些文件的名称以ft开头,并且与此tgz文件的名称具有相同的进程、库和版本名称

我的问题是如何在TSMC 180nm标准单元库中获得类似slow.db的db文件


谢谢!

您必须找到*.tgz文件,它是一个Gnu Tarred压缩文件,并将其解压缩

请注意,台积电、UMC、中芯国际等公司对其IP具有很强的保护作用,通常提供熟悉的软件包,让您可以使用它们的库,但不能进行深入的设计。因此,他们可能没有向您提供所需的所有设计源

特别是物理细胞库只有在你转移大量资金后才会被释放