Vhdl “什么是”呢;“门计数”;在综合结果中如何计算

Vhdl “什么是”呢;“门计数”;在综合结果中如何计算,vhdl,verilog,area,synthesis,Vhdl,Verilog,Area,Synthesis,我正在用design compiler综合我的设计,并与另一个设计进行一些比较(作为我报告中的评估)。Synopsys的工具可以很容易地用命令报告区域,但在我读过的所有文章中,都关注门计数 我的测验是什么是门计数以及如何计算它 我在谷歌上搜索并听说,门计数被计算为总面积/NAND2面积。那么,这是真的吗 感谢您的阅读,请不要因为这个愚蠢的问题责怪我:(.在NAND2等价物中,合成区域经常被引用为门计数。您的回答是正确的: (total area)/(NAND2 area). 旧的工具和库用来报

我正在用design compiler综合我的设计,并与另一个设计进行一些比较(作为我报告中的评估)。Synopsys的工具可以很容易地用命令报告区域,但在我读过的所有文章中,都关注门计数

我的测验是什么是门计数以及如何计算它

我在谷歌上搜索并听说,门计数被计算为
总面积/NAND2面积
。那么,这是真的吗


感谢您的阅读,请不要因为这个愚蠢的问题责怪我:(.

在NAND2等价物中,合成区域经常被引用为门计数。您的回答是正确的:

(total area)/(NAND2 area).
旧的工具和库用来报告这个数字,几年后我注意到工具的变化,只提供平方微米的面积。然而,门计数是一个更好的数字,让你的头左右,数字是不同大小的几何之间的便携式


实施A的40K小于实施B的50K。比较实施A过程X的100000 um^2与实施B过程y的65000 um^2要困难得多。

我没有以前设计的任何信息(这些论文中只计算门数)为了便于比较,正如您所说,比较各种技术更容易。谢谢您的回答。